基本情報技術者 H21年秋 午前 【問10】
メモリインタリーブの説明として、適切なものはどれか。
ア | CPUから主記憶間のアクセスを高速化するために、キャッシュメモリと主記憶との両方に同時にデータを書き込む。 |
イ | CPUから主記憶へのアクセスを高速化するために、主記憶内部を複数のバンクに分割し、各バンクを並列にアクセスする。 |
ウ | CPUから主記憶のアクセス速度の違いによるボトルネックを解消するために、高速かつ小容量のメモリを配置する。 |
エ | パイプライン処理を乱す要因をなくすために、キャッシュメモリを命令用とデータ用の二つに分離する。 |
みんなの正解率: 65% (393人のうち256人が正解)
キーワード: | CPU キャッシュメモリ パイプライン ボトルネック メモリインタリーブ ライトスルー 主記憶 |
基本情報技術者 H21年秋の全キーワードをみる
解答と解説
解答: | イ | ||
解説: |
パイプライン 一つのプロセッサにおいて、複数の命令を少しずつ段階をずらしながら同時実行する方式。 メモリインタリーブ 主記憶を複数の独立したグループに分けて、各グループに交互にアクセスすることによって、主記憶へのアクセスの高速化を図る。 | ||
キーワード: | CPU キャッシュメモリ パイプライン ボトルネック メモリインタリーブ ライトスルー 主記憶 |
みんなの正解率: 65% (393人のうち256人が正解) |
|
スポンサードリンク
この問題のキーワード
CPU
キャッシュメモリ
パイプライン
ボトルネック
【H28年秋】 仮想記憶システムにおいて主記憶の容量が十分でない場合、プログラムの多... | 正解率:70% |
【H24年春】 仮想記憶システムにおいて主記憶の容量が十分でない場合、プログラムの多... | 正解率:59% |
【H18年秋】 メモリインタリーブの説明として、適切なものはどれか。... | 正解率:68% |
【H17年秋】 QC における管理図を説明したものはどれか。... | 正解率:48% |
メモリインタリーブ
ライトスルー
主記憶
基本情報技術者 H21年秋の全キーワードをみる
H21年秋 設問一覧
基本情報技術者の過去年度