基本情報技術者 H18年秋 午前 【問21】 分類:コンピュータシステム
メモリインタリーブの説明として、適切なものはどれか。
ア | CPUと主記憶間のアクセスを高速化するために、キャッシュメモリと主記憶の両方に同時にデータを書き込む。 |
イ | CPUと主記憶のアクセス速度の違いによるボトルネックを解消するために、高速かつ小容量のメモリを配置する。 |
ウ | 主記憶へのアクセスを高速化するために、主記憶内部を複数のバンクに分割し、各バンクを並列にアクセスする。 |
エ | パイプライン処理を乱す要因をなくすために、キャッシュメモリを命令用とデータ用の二つに分離する。 |
みんなの正解率: 68% (124人のうち84人が正解)
分類: | コンピュータシステム |
キーワード: | CPU キャッシュメモリ パイプライン ボトルネック メモリインタリーブ ライトスルー 主記憶 |
基本情報技術者 H18年秋の全キーワードをみる
解答と解説
解答: | ウ | ||
解説: |
パイプライン 一つのプロセッサにおいて、複数の命令を少しずつ段階をずらしながら同時実行する方式。 メモリインタリーブ 主記憶を複数の独立したグループに分けて、各グループに交互にアクセスすることによって、主記憶へのアクセスの高速化を図る。 | ||
分類: | コンピュータシステム | ||
キーワード: | CPU キャッシュメモリ パイプライン ボトルネック メモリインタリーブ ライトスルー 主記憶 |
みんなの正解率: 68% (124人のうち84人が正解) |
|
スポンサードリンク
この問題のキーワード
CPU
キャッシュメモリ
パイプライン
【H28年秋】 CPUにおける投機実行の説明はどれか。... | 正解率:66% |
【H28年春】 RISCプロセツサの5段パイプラインの命令実行制御の順序はどれか。... | 正解率:71% |
【H22年秋】 パイプライン制御の特徴はどれか。... | 正解率:71% |
【H21年秋】 メモリインタリーブの説明として、適切なものはどれか。... | 正解率:65% |
【H21年春】 プロセッサにおけるパイプライン処理方式を説明したものはどれか。... | 正解率:69% |
【H20年春】 スーパスカラの説明はどれか。... | 正解率:63% |
ボトルネック
【H28年秋】 仮想記憶システムにおいて主記憶の容量が十分でない場合、プログラムの多... | 正解率:70% |
【H21年秋】 メモリインタリーブの説明として、適切なものはどれか。... | 正解率:65% |
【H17年秋】 QC における管理図を説明したものはどれか。... | 正解率:48% |
メモリインタリーブ
ライトスルー
主記憶
基本情報技術者 H18年秋の全キーワードをみる
H18年秋 設問一覧
問1 | 問2 | 問3 | 問4 | 問5 | 問6 | 問7 | 問8 |
問9 | 問10 | 問11 | 問12 | 問13 | 問14 | 問15 | 問16 |
問17 | 問18 | 問19 | 問20 | 問21 | 問22 | 問23 | 問24 |
問25 | 問26 | 問27 | 問28 | 問29 | 問30 | 問31 | 問32 |
問33 | 問34 | 問35 | 問36 | 問37 | 問38 | 問39 | 問40 |
問41 | 問42 | 問43 | 問44 | 問45 | 問46 | 問47 | 問48 |
問49 | 問50 | 問51 | 問52 | 問53 | 問54 | 問55 | 問56 |
問57 | 問58 | 問59 | 問60 | 問61 | 問62 | 問63 | 問64 |
問65 | 問66 | 問67 | 問68 | 問69 | 問70 | 問71 | 問72 |
問73 | 問74 | 問75 | 問76 | 問77 | 問78 | 問79 | 問80 |
基本情報技術者の過去年度