ソフトウェア開発技術者 H18年春 午前 【問20】 分類:コンピュータシステム
CPUと主記憶の間に置かれるキャシュメモリにおいて、主記憶のあるブロックを、キャッシュメモリの複数の特定ブロックと対応づける方式はどれか。
ア | セットアソシアティブ方式 |
イ | ダイレクトマッピング方式 |
ウ | フルアソシアティブ方式 |
エ | ライトスルー方式 |
みんなの正解率: 76% (124人のうち94人が正解)
分類: | コンピュータシステム |
キーワード: | CPU キャッシュメモリ セットアソシアティブ方式 ダイレクトマッピング方式 フルアソシアティブ方式 ライトスルー ロック 主記憶 |
ソフトウェア開発技術者 H18年春の全キーワードをみる
解答と解説
解答: | ア |
解説: | セットアソシアティブ方式 CPU と主記憶との間に置かれるキャッシュメモリにおいて、主記憶のあるブロックをキャッシュメモリの複数の特定ブロックに対応付ける方式。 |
分類: | コンピュータシステム |
キーワード: | CPU キャッシュメモリ セットアソシアティブ方式 ダイレクトマッピング方式 フルアソシアティブ方式 ライトスルー ロック 主記憶 |
みんなの正解率: 76% (124人のうち94人が正解) |
|
スポンサードリンク
この問題のキーワード
CPU
キャッシュメモリ
セットアソシアティブ方式
【H21年春】 CPU と主記憶との間に置かれるキャッシュメモリにおいて、主記憶のあ... | 正解率:58% |
ダイレクトマッピング方式
【H21年春】 CPU と主記憶との間に置かれるキャッシュメモリにおいて、主記憶のあ... | 正解率:58% |
フルアソシアティブ方式
【H21年春】 CPU と主記憶との間に置かれるキャッシュメモリにおいて、主記憶のあ... | 正解率:58% |
【H11年春】 キャッシュメモリのフルアソシアティブ方式に関する記述として、適切なも... | 正解率:61% |
【H11年春】 リアルタイムOSにおけるタスクの優先順位に関する記述として、正しいも... | 正解率:30% |
ライトスルー
ロック
主記憶
ソフトウェア開発技術者 H18年春の全キーワードをみる
H18年春 設問一覧
問1 | 問2 | 問3 | 問4 | 問5 | 問6 | 問7 | 問8 |
問9 | 問10 | 問11 | 問12 | 問13 | 問14 | 問15 | 問16 |
問17 | 問18 | 問19 | 問20 | 問21 | 問22 | 問23 | 問24 |
問25 | 問26 | 問27 | 問28 | 問29 | 問30 | 問31 | 問32 |
問33 | 問34 | 問35 | 問36 | 問37 | 問38 | 問39 | 問40 |
問41 | 問42 | 問43 | 問44 | 問45 | 問46 | 問47 | 問48 |
問49 | 問50 | 問51 | 問52 | 問53 | 問54 | 問55 | 問56 |
問57 | 問58 | 問59 | 問60 | 問61 | 問62 | 問63 | 問64 |
問65 | 問66 | 問67 | 問68 | 問69 | 問70 | 問71 | 問72 |
問73 | 問74 | 問75 | 問76 | 問77 | 問78 | 問79 | 問80 |
ソフトウェア開発技術者の過去年度